percobaan i lp eldas ii gerbang logika
TRANSCRIPT
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 1/8
PERCOBAAN I
GERBANG LOGIKA
I. TUJUAN
- Menjelaskan sifat-sifat dan cara kerja dari rangkaian AND Gate, Or
Gate, NAND Gate dan NOR Gate.
- Merangkai NAND Gate sebagai universal gate
- Mempelajari sifat-sifat dan fungsi E-OR Gate.
II. PENDAHULUAN
!!.". AND Gate
Out put dari suatu rangkaian AND Gate akan berada pada keadaanl#gika " dan $an%a semua inputn%a pada keadaan l#gik ". Dan #ut put
akan berada pada keadaan l#gika & apabila sala$ satu inputn%a atau
semua pada keadaan l#gik &.
!!.'. OR GA(E
Out put dari suatu rangkaian OR Gate akan berada pada keadaan
l#gika & dan $an%a semua inputn%a pada keadaan l#gik &. Dan #ut put
akan berada pada keadaan l#gika " apabila sala$ satu inputn%a atau
semua pada keadaan l#gik ".!!.). NAND GA(E
NAND GA(E adala$ gabungan dari suatu rangkaian NO( %ang
dipasang pada bagian #ut put rangkaian AND Gate. Out put dari
NAND Gate akan berl#gika & jika dan $an%a semua inputn%a berada
pada keadaan ". Dan #utput akan " bila sala$ satu atau lebi$ inputn%a
berada pada keadaan &.
!!.*. NOR Gate
NOR Gate adala$ gabungan dari suatu rangkaian NO( %ang dipasang
pada bagian #ut put rangkaian OR Gate. Out put dari NOR Gate akan
berl#gika " jika dan $an%a semua inputn%a berada pada keadaan &.
Dan #utput akan " bila sala$ satu atau lebi$ inputn%a berada pada
keadaan ".
!!.+. E-OR GA(E
E-OR GA(E adala$ suatu rangkaian l#gik %ang digunakan apabila
diperlukan keadaan #utputn%a tinggi bila kedua inputn%a tidak sama.
Operasi dan s%mb#l E-OR GA(E digambarkan sebagai berikut
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 2/8
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 3/8
*.' NAND GA(E
". Men%iapkan alat-alat dan ba$an-ba$an.
'. Membuat rangkaian seperti gambar diba;a$.
). Melakukan perc#baaan bila A dan berganti-ganti diberi l#gika " dan ataul#gika & dengan meng$ubungkan A dan ke =cc 0l#gika "1 dan & 0l#gika
&1.
*. Mengukur tegangan #utput antaratitik ? ter$adap & v#lt 0Gnd1.
+. Mengisi table kebenaran dengan memper$atikan n%ala <ED. <ED
men%ala berarti l#gic ", tidak men%ala berarti l#gic &.
*.) E-OR GA(E
". Mengatur tegangan #ut put p#;er suppl% + =D5'. Membuat rangkaian gambar pada m#dul
). Meng$ubungkan #ut put p#;er suppl% ke m#dul E-OR
*. Mengamati #ut put %ang terjadi pada ?
+. Mengukur tegangan input A dan
9. Meng$ubungkan input A ke adaan renda$ 0&1
6. Meng$ubungkan input A ke adaan tinggi 0l#gic "1 dan input keadaan
tinggi 0l#gic "1
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 4/8
7. Membuat table kebenaran dari rangkaian %ang suda$ dilakukan dan
mencatat $asil pengukuran.
*.* E-OR GA(E dengan and Gate dan OR Gate
". uatla$ rangkaian seperti pada gambar diba;a$
'. Melakukan perc#baan bila A dan berganti-ganti diberi l#gic " atau &
dengan meng$ubungkan A dan ke =cc 0l#gic "1 dan & =#lt 0l#gic &1.
). Mengukur tegangan pada #utput.
*. Mengisi table kebenaran.
*.+ NAND GA(E sebagai @niversal Gate
NAND Gate dapat dibuat sebagai OR, NO(, NOR, and AND Gate.
". uatla$ rangkaian seperti gambar di ba;a$
a. NAND Gate sebagai OR Gate.
b. NAND Gate sebagai NO( Gate.
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 5/8
c. NAND Gate sebagai NOR Gate.
d. NAND Gate sebagai AND Gate.
'. Melakukan perc#baan bila input berganti-ganti diberi l#gic " atau l#gic &.
). Mengukur tegangan #utput.
*. Mengisi tabel kebenaran.
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 6/8
=. (AE< 3EENARAN
". AND Gate
A
" & &
& " &
" " "& & &
2imb#l
'. OR Gate
A
" & "
" " "
& " "
& & &
2imb#l
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 7/8
). NAND Gate
A
& & "
& " "
" & "
" " &
2imb#l
*. E-OR Gate
A
& & &
& " "
" & "" " &
2imb#l
7/24/2019 Percobaan i Lp Eldas II Gerbang Logika
http://slidepdf.com/reader/full/percobaan-i-lp-eldas-ii-gerbang-logika 8/8
=!. 3E2!M:@<AN
". :ada gerbang l#gika AND Out put dari rangkaian AND Gate akan
berada pada keadaan l#gika " jika semua inputn%a pada keadaan l#gik
". Dan #ut put akan berada pada keadaan l#gika & apabila sala$ satu
inputn%a atau semua pada keadaan l#gik & terli$at seperti pada gerbang
l#gika dari AND.
'. :ada gerbang l#gika OR Out put dari rangkaian OR Gate akan berada
pada l#gika & jika semua inputn%a pada keadaan l#gik &. Dan #ut put
akan berada l#gika " apabila sala$ satu inputn%a berada pada keadaan
l#gik ".
). :ada rangkaian NAND Gate adala$ kebalikan dari gerbang l#gika
AND dimana jika Out put pada rangkaian NAND gate berada pada
keadaan l#gik & jika semua input n%a berada pada keadaan l#gik ".
Dan Out put n%a akan berada pada l#gika " apabila sala$ satu atau
semuan%a inputn% berada pada keadaan l#gik &.
4. :ada rangkaian E-OR jika semua input n%a berada pada keadaan
l#gik %ang sama, maka #ut put n%a akan mati atau &. Dan jika #ut put
n%a akan berada pada l#gik " apabila sala$ satu inputn%a &.