rencana 4

8
LAPORAN RENCANA PRAKTIKUM SISTEM DIGITAL NAMA : HAWINI ADNA FELICIANTY NIM : DBC 114 015 KELAS : C MODUL : IV FLIP FLOP JURUSAN TEKNIK INFORMATIKA FAKULTAS TEKNIK UNIVERSITAS PALANGKARAYA 2014

Upload: dian-furnomo

Post on 25-Sep-2015

243 views

Category:

Documents


7 download

DESCRIPTION

modul 4 alpro I

TRANSCRIPT

LAPORAN RENCANA PRAKTIKUM SISTEM DIGITAL

NAMA : HAWINI ADNA FELICIANTYNIM : DBC 114 015KELAS : CMODUL : IV FLIP FLOP

JURUSAN TEKNIK INFORMATIKA FAKULTAS TEKNIK UNIVERSITAS PALANGKARAYA2014

MODUL IVFLIP FLOPTUJUAN 1. Mahasiswa dapat memahami karakteristik RS-FLIP FLOP, JK-FLIP.2. Mahasiswa dapat memahami fungsi Clock pada rangkaian Sekuensial. ALAT DAN BAHAN 1. Digital Basic Trainer2. Kabel-Kabel PenghubungDASAR TEORIFlip-flop merupakan suatu rangkaian sekuensial yang dapat menyimpan data sementara (latch) dimana bagian outputnya akan me-respon input dengan cara milai input yang diberikan atau mengingat input tersebut. Flip-flop mempunyai dua kondisi output yang stabil dan saling berlawanan.Perubahan dari setiap keadaan output dapat terjadi jika diberikan trigger pada flip-flop tersebut. Triger_nya berupa sinyal logika I dan 0 yang kontinyu.Ada 4 tipe flip-flop yang dikenal, yaitu SR, JK, D dan T Flip-flop. Dua tipe pertama merupakan tipe dasar dari Flip-flop, sedangkan D dan T merupakan turunan dari SR dan JK Flip-flop. Pada percobaan akan dilakukan menggunakan SR-FLIP FLOP dan JK-FLIP FLOP.1. SR-FLIP FLOP SR-Flip-flop dapat dibentuk dengan dua cara; dari gerbang NAND atau dari gerbang NOR.

2. JK-FLIP FLOPSebuah JK-FF adalah SR-FF yang telah dimodifikasi sedemikian rupa. Pada SR-FF, jika kedua input S dan R-nya sama-sama bernilai 1, flip-flop tidak mampu merespons kondisi output berikutnya (pelajari lagi sifat SR-FF). Sebuah JK-Ff dibentuk dari SR-FF dengan tambahan gerbang AND pada sisi input SR-nya. Dengan tambahan tersebut, apabila input J dan K keduanya bernilai 1 akan membuat kondisi output berikutnya menjadi kebalikan dari kondisi output sebelumnya. Keadaan ini dinamakan Toggle.

3. Clock merupakan suatu sinyal digital yang berfrekuensi konstan, dimana frekuensi ini dinamakan jumlah perubahan (transisi) dari 0 ke 1 atau 1 ke 0 dari sinyal clock ini. 1 Periode = T1 + T2

a. Positive clock edgeb. Negatif clock edgePROSEDUR PERCOBAAN RS-FLIP-FLOP1. Rangkailah gerbang-gerbang logika pada Basic Trainer Kit sesuai dengan gambar berikut.

2. S dan R sebagai masukan, berilah input logika 1 dan 0 secara bergantian pada masing-masing S dan R.3. Isikan data hasil percobaan pada tabel berikut.

Tabel 4.1 Tabel Hasil Percobaan SRLED 1LED 2 Keterangan

4. Rangkailah gerbang-gerbang logika pada Basic Trainer Kit sesuai dengan gambar berikut.

5. S dan R sebagai masukan, berilah input logika 1 dan 0 secara brgantian pada masing-masing S dan R.6. Isikan data hasil percobaan pada tabel berikut.Tabel 4.2 Tabel Hasil Percobaan SRLED 1LED 2 Keterangan

7. Jelaskan mengapa kondisi S=1 dan R=1 disebut dengan kondisi terlarang!8. Buatlah kesimpulan dari percobaan SR-FLIP FLOP dengan gerbang tersebut pada RS-FLIP FLOP JK-FLIP FLOP1. Rangkailah gerbang-gerbang logika pada Basic Trainer Kit sesuai dengan gambar berikut.

2. J dan K sebagai masukan, berilah input logika 1 dan 0 secara bergantian pada masing-masing J dan K.3. Isikan data hasil percobaan pada tabel berikut.SETRESETJKLED 1LED 2Keterangan

0

000

01

10

11

0

100

01

10

11

1

000

01

10

11

1

100

01

10

11

4. Berilah logika SET = 0 dan RESET = 0. Isikan data hasil percobaan pada tabel berikut.Tabel 4.4 Tabel hasil PercobaanSIKLUSCLOCKJKLED 1LED 2Keterangan

1011

111

2011

111

5. Berdasarkan percobaan yang telah dilakukan.a. Jelaskan fungsi SET dan RESET b. Jelaskan kapan kondisi led 1 dan led 2 dalam kondisi Flip Flopc. Jelaskan fungsi clock pada rangkaian flip flopd. Buatlah kesimpulan.