soalan modul 11

6
MODUL 11: SISTEM NOMBOR DAN GET-GET LOGIK. 1. Padankan nilai yang sama antara angka perduaan dan perpuluhan yang ditunjukkan dalam jadual dibawah. PERDUAAN PERPULUHAN 0000 0100 13 0000 1101 6 0000 0110 4 0000 1001 15 0000 1111 9 0001 1101 11 0000 1011 29 0000 0111 35 0010 0011 41 0010 1001 7 2. Gunakan garikan untuk memadankan nama, symbol dan persamaan logic yang betul dalam jadual dibawah. NAMA GET SIMBOL PERSAMAAN LOGIK AND Y = A.B ATAU TAK Y = A+B EKSKLUSIF ATAU

Upload: bukhari-bin-taib

Post on 06-Dec-2014

118 views

Category:

Documents


4 download

TRANSCRIPT

Page 1: Soalan Modul 11

MODUL 11: SISTEM NOMBOR DAN GET-GET LOGIK.

1. Padankan nilai yang sama antara angka perduaan dan perpuluhan yang ditunjukkan dalam jadual dibawah.

PERDUAAN PERPULUHAN0000 0100 130000 1101 60000 0110 40000 1001 150000 1111 90001 1101 110000 1011 290000 0111 350010 0011 410010 1001 7

2. Gunakan garikan untuk memadankan nama, symbol dan persamaan logic yang betul dalam jadual dibawah.

3. Lengkapkan Jadual Kebenaran bagi setiap get-get logic yang ditunjukkan dibawah ini.

a.

NAMA GETSIMBOL PERSAMAAN

LOGIK

AND Y = A.B

ATAU

TAK Y = A+B

EKSKLUSIF ATAU

A Y01

Page 2: Soalan Modul 11

b.

c.

d.

4. Lakarkan Litar Logik yang berkaitan dengan persamaan logic yang diberikan dibawah.

Y = A+D . C.D

A B Y0 00 11 01 1

A B Y0 00 11 01 1

A B Y0 00 11 01 1

Page 3: Soalan Modul 11

5. Rajah dibawah menggambarkan kombinasi get-get logic. Tuliskan ungkapan logik yang dihasilkan oleh keluaran K.

6. Rajah 1 dibawah menunjukkan rajah blok kombinasi tiga get-get logik dan jadual kebenaran yang menunjukkan keluaran bagi get-get tersebut.

Figure 4

Berdasarkan data dari jadual kebenaran, namakan get-get tersebut.

( a ) Get 1 _________________________

( b ) Get 2 _________________________

( c ) Get 3 _________________________

A B X Y Z

0 0 0 1 0

0 1 1 1 0

1 0 1 1 0

1 1 0 0 1

Page 4: Soalan Modul 11

7. Dibawah adalah aspek perbandingan antara TTL dan CMOS. Tandakan / dalam petak yang bersesuaian dengan kenyataan tersebut.

Aspek Perbandingan Benar SalahCMOS menggunakan teknologi transistor.Penggunaan tenaga pada TTL lebih tinggi berbanding CMOSTTL menggunakan voltan sebanyak 5 volt sahaja.Kadar kelajuan CMOS lebih tinggi berbanding TTL

8. Dibawah adalah langkah keselamatan yang perlu diambil semasa mengendalikan litar bersepadu get logic. Tandakan / dalam petak yang bersesuaian dengan kenyataan tersebut.

Langkah Keselamatan Benar SalahPin Litar Bersepadu tidak boleh disentuh dengan tanganCuba sambungkan bekalan kuasa kepada mana-mana pin yang difikirkan perlu.Tentukan fungsi logik dan uji litar berdasarkan fungsi tersebut.Sambungan harus dibuat semasa tiada bekalan