oleh salahuddinsalahuddin, sst, sst jurusanurusan teknik ... · pdf filejurusanurusan teknik...

19
OLEH OLEH SALAHUDDIN SALAHUDDIN, SST , SST JURUSAN JURUSAN TEKNIK TEKNIK ELEKTRO ELEKTRO POLITEKNIK POLITEKNIK NEGERI NEGERI LHOKSEUMAWE LHOKSEUMAWE Email : [email protected] salahuddin ali00@gmail com salahuddin.ali00@gmail.com Web Site : www.salahuddinali.com

Upload: ngominh

Post on 26-Feb-2018

262 views

Category:

Documents


2 download

TRANSCRIPT

OLEHOLEHSALAHUDDINSALAHUDDIN, SST, SST

JURUSANJURUSAN TEKNIKTEKNIK ELEKTROELEKTROPOLITEKNIKPOLITEKNIK NEGERINEGERI LHOKSEUMAWELHOKSEUMAWE

Email : [email protected] ali00@gmail [email protected]

Web Site : www.salahuddinali.com

RANGKAIAN KOMBINASIONALRANGKAIAN KOMBINASIONAL Rangkaian Logika digital terdiri dari 2 kategori : 1. Rangkaian Logika Kombinasional2. Rangkaian Logika Sekuensialg gPada rangkaian logika kombinasional nilai keluaranditentukan secara terus oleh nilai masukan sekarang.g

Gambar 1. Combinational Logic Function 

RANGKAIAN KOMBINASIONALRANGKAIAN KOMBINASIONAL 

1. RANGKAIAN PENJUMLAH [ADDER] 1.1. HALF ADDER 1.1. HALF ADDER 1.2 FULL ADDER [FA]1 3  PARALEL BINARY ADDER1.3. PARALEL BINARY ADDER

2. RANGKAIAN PENGURANG [SUBTRACTOR] HALF SUBTRACTOR [HS]2.1. HALF SUBTRACTOR [HS]

2.2. FULL SUBTRACTOR [FS]2.3. PARALEL SUBTRACTOR

1 RANGKAIAN PENJUMLAH [ADDER]1. RANGKAIAN PENJUMLAH [ADDER]1.1. HALF ADDER1.1. HALF ADDERRangkaian dasar penjumlah yang dipakai untukmenambah 1‐bit bilangan biner dengan masukkan duamenambah 1 bit bilangan biner dengan masukkan duainput (A dan B)Rangkaian mempunyai dua keluaran : Sum (hasilRangkaian mempunyai dua keluaran : Sum (hasiljumlah) dan Carry (simpan)Tabel 1 Tabel kebenaran HATabel 1. Tabel kebenaran HA

1. RANGKAIAN PENJUMLAH [ADDER][ ]

Persamaan outputnya : Sum   = Σ m [1,2]  AB   AB = AB + AB 

= A  B Carry = Σ m [3] = AB 

Rangkaian logikanya : 

1. RANGKAIAN PENJUMLAH [ADDER]1. RANGKAIAN PENJUMLAH [ADDER]Blok diagram Rangkaian Half Adder  adalah :Blok diagram Rangkaian Half Adder  adalah :

1 RANGKAIAN PENJUMLAH [ADDER]1.2 FULL ADDER [FA]

1. RANGKAIAN PENJUMLAH [ADDER]

Rangkaian penjumlah yang dipakai untukmenambahkan 1‐bit bilangan biner dengan masukkani i (A B d C)tiga input (A, B dan C).Blok diagram :

1 RANGKAIAN PENJUMLAH [ADDER]Tabel kebenarannya :

1. RANGKAIAN PENJUMLAH [ADDER]y

1 RANGKAIAN PENJUMLAH [ADDER]Persamaan output:

1. RANGKAIAN PENJUMLAH [ADDER]p

Rangkaian Logikanya :

1 RANGKAIAN PENJUMLAH [ADDER]1.3. PARALEL BINARY ADDER

1. RANGKAIAN PENJUMLAH [ADDER]

Digunakan untuk penambahan bilangan biner yangterdiri dari beberapa bitDiperlukan rangkaian FA sebanyak jumlah bit darisetiap bilangan binerContoh : penambahan bilangan biner 4‐bit

1 RANGKAIAN PENJUMLAH [ADDER]Untuk melakukan proses itu diperlukan rangkaian

1. RANGKAIAN PENJUMLAH [ADDER]Untuk melakukan proses itu diperlukan rangkaianparalel binary adder 4‐bit

2. RANGKAIAN PENGURANG [SUBTRACTOR]2.1 HALF SUBTRACTOR [HS]Digunakan untuk mengurangi dua bilangan padaDigunakan untuk mengurangi dua bilangan padatingkat pertama (masing‐masing 1‐bit)R k i i d k lRangkaian mempunyai dua keluaran :

Difference (D) : selisihB (B) i jBorrow (B): pinjam

Bilangan pengurang (Subtrahend): ZBilangan yang dikurangi (Minuend): Y

2. RANGKAIAN PENGURANG [SUBTRACTOR]2.1 HALF SUBTRACTOR [HS]Tabel kebenarannya :y

Persamaan output:

2. RANGKAIAN PENGURANG [SUBTRACTOR]

2.1 HALF SUBTRACTOR [HS] [ ]Rangkaian Logikanya :

2. RANGKAIAN PENGURANG [SUBTRACTOR]2.2. FULL SUBTRACTOR [FS]Pada tingkat kedua dstnya, akan diperkurangkan tiga g y , p g gbuah bilangan karena ada kemungkinan timbulnya borrowdari tingkatyang lebih rendah. Tabel kebenaran :

2. RANGKAIAN PENGURANG [SUBTRACTOR]2.2. FULL SUBTRACTOR [FS]Persamaan ouput:

Rangkaian Logikanya : YRangkaian Logikanya : Y

2. RANGKAIAN PENGURANG [SUBTRACTOR]2.3 PARALEL SUBTRACTORDigunakan untuk pengurangan bilangan biner Digunakan untuk pengurangan bilangan biner beberapa bitDiperlukan rangkaian FS sebanyak jumlah bit dari Diperlukan rangkaian FS sebanyak jumlah bit dari setiap bilangan binerContoh : pengurangan bilangan biner 4‐bitContoh : pengurangan bilangan biner 4 bit

2. RANGKAIAN PENGURANG [SUBTRACTOR]2.3 PARALEL SUBTRACTORUntuk melakukan proses itu diperlukan rangkaian Untuk melakukan proses itu diperlukan rangkaian paralel binary subtractor 4‐bit

TERIMA KASIHTERIMA KASIH

SELAMAT BELAJARSELAMAT BELAJAR

Semua Materi dan tugas di Download di Web Site : http://www.salahuddinali.com/BahanKuliah/Elektro http://www.salahuddinali.com/BahanKuliah/Elektro 

Digital